## 在構裝中使用電漿處理增強金與鋁的結合力

陳永珍、王木俊:王立民

E-mail: 9314890@mail.dyu.edu.tw

## 摘要

本論文主要是利用電漿清洗(Plasma cleaner)晶片上的鋁銲墊(AI pad)接點,使得晶片鋁銲墊形成表面潔淨及微量粗糙變化,來改善在電子構裝中(Ball grid array, BGA)產品的焊接打線(Wire bonding)接點,加強鋁銲墊與金球共晶(eutectic)品質,提升拉推力值。 亦可降低焊接打線相關參數,超音波輸出功率、時間等參數,進而改善避免造成晶片脆裂(crack)與鋁銲墊接點本身及矽氧層受損等問題。 由於晶片的封裝I/O腳數有不斷增多的趨勢,所以鋁銲墊必須以更緊密的方式比鄰排列,目前鋁銲墊的排列大小間距的極限約在45~50 μ m左右,故打線的封裝在高封裝腳數(1000以上)的應用上有其限制。 本實驗是在電漿清洗中時加入混合氣體,並改變所進入的氣體流量大小與晶片擺放位置,調整射頻輸出功率與真空設定值等參數,探討最佳的清洗條件等重要參數。這是電漿清洗處理鋁銲墊的效果,將有意義的改善提升打線的良率,形成良好的接合效果

關鍵詞:電漿清洗;共晶;粗糙;接合效果;構裝

## 目錄

| 封面內頁 簽名頁 國科會授權書                                           |
|-----------------------------------------------------------|
| ..........v 英文摘要.......................... v 誌謝.........  |
| ...............vi 目錄.......................... vii 圖目錄... |
|                                                           |
| 一章 緒論                                                     |
| 研究目的                                                      |
|                                                           |
| 程簡介72.1.1 晶圓72.1.1                                        |
| 8 2.1.3 光學顯影                                              |
| . 8 2.1.5 化學氣相沉積技術                                        |
| 電漿物理氣相沉積技術                                                |
|                                                           |
| . 13 2.2 IC封裝製程技術                                         |
| 装的技術演變                                                    |
|                                                           |
| 28 2.3.2 電漿形成之原理                                          |
| 研究方法                                                      |
| 銲線製程理論                                                    |
| 刻製程參數                                                     |
| 清洗製程實驗                                                    |
| -step)量測                                                  |
|                                                           |
|                                                           |
|                                                           |
| 良4 圖1-2b 銲球變形不良4 圖1-2b 銲球變形不良                             |
| 部受傷                                                       |
| 副2-2 COB特殊晶片                                              |
| 画2-2 COB行外間力・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・          |
|                                                           |
|                                                           |
|                                                           |
|                                                           |
|                                                           |

| First Bond        |                                                                          |
|-------------------|--------------------------------------------------------------------------|
| 33 圖3-3 銲線循環圖     | 圖                                                                        |
| 36 圖3-            | 5 1st Bond Fail (Smash Ball) ..............37 圖3-6 2nd Bond Fail 縫點脫落... |
|                   | 38 圖3-7 Looping Fail(Wire Short)                                         |
| Size              | 40 圖3-9 推力測試(Ball Shear , B/S) 41 圖3-10 拉力測                              |
| 試(Ball Pull, B/P) |                                                                          |
| 圖3-12 鋁銲墊 BPO & B | PP                                                                       |
| 44 圖4-1a 電漿清      | 洗前 -step圖                                                                |
| 47 圖4-            | 2a 電漿清洗前AFM圖..............49 圖4-2b 電漿清洗後AFM圖.......                      |
| 49                | 圖4-3a 電漿清洗前SEM圖                                                          |
|                   | . 50 表目錄 表.1電漿清洗基板(BGA)製程參數表                                             |
| 製程參數表             | 46                                                                       |

## 參考文獻

1. 簡弘民,盧信忠,黃尊祐,蔡春進「半導體晶圓表面清洗技術發展」,勞工安全衛生研究季刊,第七卷二期 88/6。 2. 蔡明蒔,「化學機械研磨後清洗技術簡介」,國家奈米元件實驗室,NDL通訊-奈米通訊期刊,第六卷第一期 P.21。 3. C.Y. CHANG and S.M.SZE "ULSI TECHNOLOGY",McGRAW-HILL INTERNATIONAL EDITIONS, 1996 4. 劉博文,ULSI製程技術,文京圖書,2000.6。 5. David Suhl, "Thermally Induced IC Package Cracking", IEEE Transactions on Components, Hybrids and Manufacturing Technology, Vol. 13, No. 4, (1990). 6. 鐘文仁 陳佑任,IC封裝製程CAE應用,全華圖書,2001.6。 7. 張勁燕,半導體製程設備,五南圖書,1999.9。 8. 許謝蔚,電子構裝熱性能與金線偏移最佳化分析,國立雲林科技大學機械工程系研究所碩士論文,2001,3-4。 9. 林大欽,邏輯IC 測試廠短期生產排程之探討,清華大學碩士論文,1997,25-30。 10. Sugino, R., and H. Mori, 1984; "Removing Particles from Silicon Wafer Surfaces with Adhesive Tape," MICRO, April:43-48. 11. 戴金琪,以反應曲面方法改善銅導線晶圓封裝之銲線製程問題,元智大學工業工程與管理研究所碩士論文,1997,5-7。 12. 李立中,「台灣電子構裝產業發展現況」,工業材料,新竹,1997,54-61。 13. 呂宗興,「電子構裝技術的發展歷程」,工業材料,新竹,1997 July,34-41。 14. 胡應強、陳琪、徐敏雯、高振宏,構裝接點面面觀- 鉍錫無鉛銲料系統,電子構裝技術特刊,146-154,187期91年7月 15. McDermott, W. T., R. C. Ockovic, J. J. Wu, and R. J. Miller,1991; "Removing Submicron Surface Particles Using a Cryogenic Argon-Aerosol Technique," MICRO, October:33-36. 16. 微電子材料與製程 http://140.114.18.41/micro/17. 台灣應用材料股份有限公司 http://www.amt.com.tw/18. 國家奈米元件實驗室 http://www.ndl.gov.tw/19. 半導體產業協會 http://www.tsia.org.tw/20. 先進封裝與測試 http://www.apa.com.tw/